应用于eFPGA的乘加运算单元设计

李春锋, 卢丽珍, 余彬, 舒毅, 范迪

山东科技大学学报(自然科学版) ›› 2025, Vol. 44 ›› Issue (02) : 104 -114.

PDF (1285KB)
山东科技大学学报(自然科学版) ›› 2025, Vol. 44 ›› Issue (02) : 104 -114. DOI: 10.16452/j.cnki.sdkjzk.2025.02.011

应用于eFPGA的乘加运算单元设计

    李春锋, 卢丽珍, 余彬, 舒毅, 范迪
作者信息 +

Author information +
文章历史 +
PDF (1315K)

摘要

针对当前嵌入式可编程逻辑阵列(eFPGA)中实现神经网络模型时资源利用率低的问题,提出一种新型乘加运算单元设计结构,以提升乘加单元资源利用率,充分发挥eFPGA高空间并行性。乘加运算单元在保留传统eFPGA的数字信号处理单元核心乘加功能基础上,增加了对常用INT8/16/32量化位宽数据的单指令多数据SIMD运算结构支持,并对位宽扩展后的部分积生成器、压缩树分割方法及并行前缀加法器结构进行了优化,以降低核心乘加单元通路延迟。乘加运算单元采用UMC 28 nm工艺实现,仿真与实验结果表明,乘加单元满足功能正确性要求,在神经网络应用测试电路综合结果上的资源利用率提升1.37~3.05倍。

关键词

嵌入式可编程逻辑阵列 / 数字运算单元 / 乘加器 / Booth算法

Key words

引用本文

引用格式 ▾
应用于eFPGA的乘加运算单元设计[J]. 山东科技大学学报(自然科学版), 2025, 44(02): 104-114 DOI:10.16452/j.cnki.sdkjzk.2025.02.011

登录浏览全文

4963

注册一个新账户 忘记密码

参考文献

AI Summary AI Mindmap
PDF (1285KB)

220

访问

0

被引

详细

导航
相关文章

AI思维导图

/