一种40 Gbit/s PAM4串行信号接收均衡器

徐鹏, 施娟, 韦雪明, 李海鸥, 李建华

桂林电子科技大学学报 ›› 2024, Vol. 44 ›› Issue (04) : 365 -371.

PDF
桂林电子科技大学学报 ›› 2024, Vol. 44 ›› Issue (04) : 365 -371. DOI: 10.16725/j.1673-808X.202325

一种40 Gbit/s PAM4串行信号接收均衡器

作者信息 +

Author information +
文章历史 +
PDF

摘要

为了解决高速传输过程中四脉冲幅度调制串行信号的信道损耗问题,提出了一种半速率判决反馈结构均衡器。均衡器包括连续时间线性均衡单元、限幅单元、缓冲单元、半速率判决反馈均衡单元、解码单元和带隙基准。半速率判决反馈均衡单元采用奇偶双通道均衡技术对信号进行高频滤波补偿,利用半速率采样时钟提升了信号均衡效果,减少了均衡器功耗。均衡器基于40 nm CMOS工艺设计,电源电压为1.2 V,仿真结果表明,在数据速率为40 Gbit/s,插入信道损耗12.6 dB环境下,均衡器解码输出两路非归零码信号峰峰值抖动为4.2 ps,在0.1 UI之内,功率效率为1.98×10-12 J/bit,具有较高的能效。

关键词

四脉冲幅度调制 / 串行信号 / 判决反馈均衡 / 高频补偿 / 峰峰抖动

Key words

引用本文

引用格式 ▾
徐鹏, 施娟, 韦雪明, 李海鸥, 李建华 一种40 Gbit/s PAM4串行信号接收均衡器[J]. 桂林电子科技大学学报, 2024, 44(04): 365-371 DOI:10.16725/j.1673-808X.202325

登录浏览全文

4963

注册一个新账户 忘记密码

参考文献

AI Summary AI Mindmap
PDF

16

访问

0

被引

详细

导航
相关文章

AI思维导图

/