一种高速串行信号灵敏放大采样触发器

胡斌, 刘慧慧, 李玉亮, 欧阳金栋

桂林电子科技大学学报 ›› 2020, Vol. 40 ›› Issue (06) : 494 -497.

PDF
桂林电子科技大学学报 ›› 2020, Vol. 40 ›› Issue (06) : 494 -497. DOI: 10.16725/j.cnki.cn45-1351/tn.2020.06.007

一种高速串行信号灵敏放大采样触发器

作者信息 +

Author information +
文章历史 +
PDF

摘要

灵敏放大触发器是高速串行通信中常用的一种采样电路模块,它将串行低压差分信号转换为单端非归零信号。为克服传统灵敏放大触发器在电源电压较高的条件下放电速度慢导致需要较高的差分信号摆幅的缺点,设计了一种高速串行信号灵敏放大采样触发器,通过增加节点放电支路,加快放电过程,减少了传输延时,降低了对输入差分信号摆幅的要求。低延时灵敏放大触发器基于0.13μm CMOS工艺设计,电源电压3.3 V。芯片版图后仿真结果表明,改进后的灵敏放大触发器延时比传统的触发器减少了20 ps,对输入差分信号的摆幅要求降低了100 mV,更适合高速串行信号通信系统的应用。

关键词

灵敏放大触发器 / 低延时 / 串行信号采样

Key words

引用本文

引用格式 ▾
胡斌, 刘慧慧, 李玉亮, 欧阳金栋 一种高速串行信号灵敏放大采样触发器[J]. 桂林电子科技大学学报, 2020, 40(06): 494-497 DOI:10.16725/j.cnki.cn45-1351/tn.2020.06.007

登录浏览全文

4963

注册一个新账户 忘记密码

参考文献

AI Summary AI Mindmap
PDF

18

访问

0

被引

详细

导航
相关文章

AI思维导图

/